Vom 20.12.2025 bis 11.01.2026 ist die Universitätsbibliothek geschlossen. Ab dem 12.01.2026 gelten wieder die regulären Öffnungszeiten. Ausnahme: Medizinische Hauptbibliothek und Zentralbibliothek sind bereits ab 05.01.2026 wieder geöffnet. Weitere Informationen
ISO-690 (author-date, English)

ALI, Ehsan und SKLIAROVA, Iouliia, 2025. Innovative Hardware Accelerator Architecture for FPGA‐Based General‐Purpose RISC Microprocessors. Journal of Electrical & Computer Engineering. 16 Januar 2025. Vol. 2025, , p. 1-14. DOI 10.1155/jece/6965638.

Elsevier - Harvard (with titles)

Ali, E., Skliarova, I., 2025. Innovative Hardware Accelerator Architecture for FPGA‐Based General‐Purpose RISC Microprocessors. Journal of Electrical & Computer Engineering 2025, 1-14. https://doi.org/10.1155/jece/6965638

American Psychological Association 7th edition

Ali, E., & Skliarova, I. (2025). Innovative Hardware Accelerator Architecture for FPGA‐Based General‐Purpose RISC Microprocessors. Journal of Electrical & Computer Engineering, 2025, 1-14. https://doi.org/10.1155/jece/6965638

Springer - Basic (author-date)

Ali E, Skliarova I (2025) Innovative Hardware Accelerator Architecture for FPGA‐Based General‐Purpose RISC Microprocessors.. Journal of Electrical & Computer Engineering 2025:1-14. https://doi.org/10.1155/jece/6965638

Juristische Zitierweise (Stüber) (Deutsch)

Ali, Ehsan/ Skliarova, Iouliia, Innovative Hardware Accelerator Architecture for FPGA‐Based General‐Purpose RISC Microprocessors., Journal of Electrical & Computer Engineering 2025, 1-14.

Bitte prüfen Sie die Zitate auf Korrektheit, bevor Sie diese in Ihre Arbeit einfügen.